Последовательная шина

 

Основным идеологом и разработчиком последовательной системной шины типа HyperTransport выступила компания AMD. Позднее был образован консорциум HyperTransport, который утвердил спецификации шины. Первоначально шина использовалась в платформах для процессоров AMD Athlon в качестве магистрали для соединения северного и южного мостов наборов микросхем системной логики. С появлением процессоров AMD Athlon 64 шина HyperTransport стала системной, поскольку обеспечивает связь с чипсетом, другими процессорами, несколькими ядрами внутри микросхемы многоядерного процессора.

Топология шины HyperTransport представлена в виде цепочки или дерева. Спецификации шины предусматривают ее масштабируемость в зависимости от решаемых задач. В минимальной конфигурации используется ширина канала 2 бит, две физические линии. 3 максимальной конфигурации допускается ширина канала 32 бит.

Устройства, поддерживающие протокол HyperTransport (процессоры, наборы системной логики, контроллеры), соединены по принципу "точка - точка". Поэтому теоретически можно соединять между собой любые компоненты системы без применения каких-либо коммутаторов или мостов.

Процессоры семейства AMD Athlon 64 имеют встроенные контролеры шины HyperTransport, что позволяет объединять между собой ядра внутри одного процессора и несколько процессоров в рамках платформы. Для соединения процессоров с НМСЛ используют пару 32-битных магистралей HyperTransport с частотой шины 1000 МГц.